一種基于網絡處理器的TCP中繼器設計與實現
格式:pdf
大小:664KB
頁數:3P
人氣 :52
4.5
基于網絡處理器的交換機、路由器和防火墻等網絡設備是當前研究的熱點,為這些網絡設備設計程序時都需要進行TCP連接的控制。本文結合IntelSDK軟件架構,提出了一種六次握手雙向中繼TCP連接的技術,并利用流表技術在不損失連接速率的前提下進行TCP連接控制。該技術可以在網絡設備中廣泛使用。
基于FPGA的TCP/IP網絡通信系統的設計與實現
格式:pdf
大小:2.9MB
頁數:5P
針對純軟件實現網絡通信時必須依賴于操作系統,且易受攻擊的缺點,基于fpga技術,通過控制w5500協議棧芯片的方式設計并實現一個tcp/ip網絡通信系統。該系統加入網絡斷線自動重連功能,并在系統中使用crc冗余差錯檢驗對數據進行甄別,實現對非法數據的濾除。介紹系統的設計方案,并對系統進行了測試,系統的評價指標為丟幀率、誤碼率和傳輸速度。測試結果表明,該系統能對數據進行準確無誤的傳輸,且數據傳輸速率較高。
基于FPGA的TCP/IP網絡通信系統的設計與實現
格式:pdf
大小:2.9MB
頁數:5P
針對純軟件實現網絡通信時必須依賴于操作系統,且易受攻擊的缺點,基于fpga技術,通過控制w5500協議棧芯片的方式設計并實現一個tcp/ip網絡通信系統。該系統加入網絡斷線自動重連功能,并在系統中使用crc冗余差錯檢驗對數據進行甄別,實現對非法數據的濾除。介紹系統的設計方案,并對系統進行了測試,系統的評價指標為丟幀率、誤碼率和傳輸速度。測試結果表明,該系統能對數據進行準確無誤的傳輸,且數據傳輸速率較高。
基于FPGA的TCP/IP網絡通信系統的設計與實現
格式:pdf
大小:2.9MB
頁數:5P
4.5
針對純軟件實現網絡通信時必須依賴于操作系統,且易受攻擊的缺點,基于fpga技術,通過控制w5500協議棧芯片的方式設計并實現一個tcp/ip網絡通信系統。該系統加入網絡斷線自動重連功能,并在系統中使用crc冗余差錯檢驗對數據進行甄別,實現對非法數據的濾除。介紹系統的設計方案,并對系統進行了測試,系統的評價指標為丟幀率、誤碼率和傳輸速度。測試結果表明,該系統能對數據進行準確無誤的傳輸,且數據傳輸速率較高。
一種基于FPGA數據中繼器的設計與實現
格式:pdf
大小:785KB
頁數:4P
4.6
分析了數據轉發與鏈路延伸的技術特性,提出基于fpga數據中繼器的設計結構。解決了由于存在損耗,在線路上傳輸的信號功率會逐漸衰減,衰減到一定程度時將造成信號失真,而導致接收錯誤的問題。并對基于fpga的數據中繼器的性能進行了測試。
基于獨立雙CAN控制器的中繼器設計與實現
格式:pdf
大小:1.1MB
頁數:3P
4.4
can中繼器的主要任務是在兩個can網段之間實現數據的轉發,他可以擴大通信距離,增加節點的最大數目,是can組網的關鍵設備之一。基于獨立雙can控制器的can中繼器利用獨立雙can控制器的內置fifo和網關的特性,允許兩個單獨的can節點之間直接通過fifo進行數據交換,而不使用cpu內部緩存中轉,減少了存儲轉發的時間,優化了can總線的傳輸,減少了cpu的負荷,改善了整個系統的實時性和可靠性。首先簡單介紹了獨立雙can控制器,然后介紹了基于獨立雙can控制器的中繼器設計,并對其性能進行了分析比較。
基于Blackfin處理器的網絡視頻服務器設計
格式:pdf
大小:1.0MB
頁數:3P
4.7
針對d1格式視頻圖像的高分辨率、實時壓縮編碼的需求,本文介紹了基于blackfinbf561和bf537嵌入式dsp處理器的網絡視頻服務器的設計。主要包括網絡視頻服務器的硬件、視音頻接口、dsp間通訊接口和網絡接口的設計以及相關雙核mpeg-4視頻壓縮軟件和嵌入式操作系統設計。
基于網絡處理器的高速動態分流器設計
格式:pdf
大小:718KB
頁數:5P
4.5
基于網絡處理器的高速動態分流器,以ixp2400為研發平臺,采用基于源ip地址分類和改進的pso算法為核心技術,實現了高速網環境下的動態分流功能.仿真實驗結果表明,該設計方案較好地實現了高速分流轉發功能,且具有一定的可行性.
西門子中繼器網絡拓展功能在Profibus-DP網絡系統改造中的應用
格式:pdf
大小:150KB
頁數:2P
4.3
分析某電廠入煤倉輸煤系統通信網絡的不足,提出使用西門子rs-485中繼器進行通信網絡拓展,以提高通信網絡經濟可靠性。
基于射頻技術的無線網絡中繼器的設計
格式:pdf
大小:260KB
頁數:3P
4.8
無線網絡可以克服傳統網絡技術中有線傳輸介質帶來的組網困難等缺點。根據現場控制需要,基于射頻技術,設計了一種使用公用頻段和具有主從星型拓撲結構的無線控制網絡中繼器。它采用兩種不同功率和頻段的射頻模塊,與現場控制節點一起構成完整的無線控制網絡。具體介紹了它的硬件構成和軟件流程。
隨鉆測量信號中繼器的設計與實現
格式:pdf
大小:153KB
頁數:未知
4.7
為解決隨鉆測量系統信號在傳輸中衰減的問題,設計研制了隨鉆測量信號中繼器,在鉆孔到達一定深度測量系統信號衰減嚴重時,在兩根中心通纜式鉆桿間接入中繼器繼續測量,有效地解決了信號衰減問題,增強了信號驅動能力,延長了信號的傳輸距離,保證了隨鉆定向測量系統的正常工作。
數字音頻網絡處理器的系統設計
格式:pdf
大小:72KB
頁數:5P
4.6
提出了基于cobranet技術和dsp技術的網絡數字音頻處理器的設計方案。該設計利用cm2模塊(co-branet技術的硬件部分)的實時音頻傳輸功能以及adsp21161n的片上處理能力和接口通信能力實現。數字信號處理流程和算法可通過pc機進行配置。較詳細地給出了數字音頻網絡處理器的軟硬件實現方案。
基于多核處理器的網絡安全協議并行處理研究
格式:pdf
大小:1.3MB
頁數:4P
4.8
網絡安全協議的處理過程通常需要進行大量加解密運算,會對網絡傳輸帶寬產生較大影響。文章研究了基于多核處理器的網絡安全協議并行處理技術,提出了針對ipsec和ssl協議的并行處理模型,這些模型可以有效改進協議處理效率,提高網絡的整體性能。
基于TCP/IP的局域網通信系統的設計與實現
格式:pdf
大小:1.7MB
頁數:4P
4.6
局域網通信系統的實現,能很好解決企業內部員工的各種通信需求。本系統基于b/s架構,采用的開發平臺是myeclipse,利用tomcat作為web服務器,采用mysql作為后臺數據庫,頁面采用javascript動態頁面開發技術。實現了用戶注冊、登錄、公聊私聊、文件傳輸、導出聊天記錄、屏蔽敏感詞匯以及刪除記錄等功能。其界面簡潔、操作性強,能夠為企業提供強大的內部交流工具,有效提高工作效率。
基于多核網絡處理器的SSL安全網關加解密技術實現
格式:pdf
大小:85KB
頁數:未知
4.3
隨著計算機技術和網絡技術的不斷發展,在人們的日常工作和生活當中,對于網絡的要求不斷提高。而計算機網絡在為人們提供資源共享的同時,也時刻經承受著很多安全威脅。尤其是對于網絡經濟來說,安全問題所造成的威脅也日益嚴重。因此,在多核網絡處理器的基礎上,應當采用ssl安全網關加解密技術,從而更好的確保網絡安全。
基于TCP/IP網絡模型的計算機網絡教學實驗設計研究
計算機網絡作為計算機和網絡等專業的基礎必修課程之一,對網絡安全、信息技術、軟件開發等課程教學有輔助作用.網絡協議的抽象性特征使其成為計算機網絡教學的重點內容,傳統課堂教學對加強學生的感性認知效果不佳.因此,基于加強學生對知識理論掌握的目標,許多學校都開設了計算機網絡實驗課程.為了讓學生了解網絡模型和協議之間的聯系,以及理解網絡協議的具體功能,本文基于對計算機網絡模型和網絡協議的介紹,從tcp/ip模型著手,從應用層、傳輸層、網絡層、接入層四層展開了對教學實驗設計的研究,以期加強計算機網絡教學的質量和效率.
基于FPGA的100BASE-TX工業以太網中繼器的設計與實現
格式:pdf
大小:463KB
頁數:4P
4.5
為了提高工業以太網的實時性和確定性,設計出一種基于fpga的以太網中繼器。與傳統的以太網中繼器相比,該中繼器采用fpga芯片實現數據的處理,具有延時小的特點。該中繼器以太網接口部分采用專業的以太網phy芯片,數據的轉發則由fpga來完成,fpga程序包括同步檢測模塊、同步再生模塊、雙口ram及中央控制模塊等幾個模塊。實驗結果表明,該以太網中繼器能兼容ieee802.3標準以太網設備,與傳統的以太網中繼器相比,延時要小很多。
基于BP神經網絡的處理器節能技術研究
格式:pdf
大小:407KB
頁數:6P
4.8
研究芯片功耗中動態功耗部分,針對傳統動態節能技術動態電壓與頻率調節(dynamicvoltageandfrequencyscaling,dvfs)技術未能考慮預測cpu未來階段行為的不足,提出bp-dvfs節能策略。為了提高下一階段cpu利用率的預測準確性,更準確地對cpu進行動態調頻進而降低其運行功耗。構建了一種fpu-cpu(forwardpredictutilizationcpu)模型。模型假設下一時間段cpu利用率與cpu運行資源有關的事件特征量存在非線性函數關系,從處理器運行時環境出發提取出與cpu資源緊密相關的5個特征量進行度量,采用bp神經網絡進行擬合訓練。用訓練后得到的神經網絡預測cpu下一階段的利用率,進行cpu處理不同類型任務程序的功耗仿真實驗。并在相同實驗條件下與常用的3種cpu調頻策略實驗結果進行對比。實驗結果表明,在cpu處理不同類型任務程序時,采用bp-dvfs策略進行調頻的cpu功耗都低于其他3種策略進行調頻的cpu功耗。通過實驗驗證,本文提出的方法提高了預測cpu利用率的準確度,降低了cpu運行時功耗。同時驗證了假設的合理性與有效性以及此方法實現cpu低功耗運行是有效的。
基于SOPC的LED網絡控制器的設計與實現
格式:pdf
大小:620KB
頁數:4P
4.4
本文提出了一種基于sopc的led網絡控制器的設計方法。采用fpga+sram+phy/mac的結構,構建了網絡控制器硬件平臺。采用軟硬件協調設計理念,通過添加niosii自定義外設ip軟核、利用fpga和外部sram構建大容量fifo以及優化網卡驅動程序,實現toe和rdma功能,從而提高網絡控制器的帶寬、保證led屏畫面流暢。系統測試表明,控制器性能穩定,niosii工作在50mhz時,網絡控制器接收udp數據的帶寬為60mbps。
多態并行處理器中的SIMD控制器設計與實現
格式:pdf
大小:352KB
頁數:未知
4.6
設計和實現了一種多態并行處理器中的simd控制器。為滿足圖像并行處理的需要,以實現高效的數據級并行計算為目標,采用狀態機實現了行、列、簇控制器的設計,完成了simd指令的發送、數據的加載和遠程數據的傳輸。在陣列機上分區并發實現了simd和mimd兩種計算模式,能夠實現兩種計算模式的切換。專用的硬件電路設計提高了該處理器處理并行數據的能力。
基于ARM網絡處理器的高速硬件防火墻設計
格式:pdf
大小:101KB
頁數:4P
4.8
文章介紹了基于arm內核的網絡微處理器芯片ixp2400的特點,對ixp2400的開發板enp2611的硬件結構進行了說明,提出了在enp2611上實現高速硬件防火墻的設計方案。設計的主要部分是數據層軟件的開發,結合ixp2400和防火墻設計的特點,將數據層的軟件分為update、nat、corefilter三個模塊,并對每個模塊給出了設計思路。
基于ARM11處理器的多媒體教學網絡中央控制系統設計
格式:pdf
大小:205KB
頁數:未知
4.8
針對目前多媒體教室存在的諸多問題,比如:多媒體教室設備故障率增加;故障處理時間增長;多媒體教室日常維護工作量增大等,在現有專業技術人員數量前提下使得多媒體教學設備得到及時有效的管理和維護,本文提出基于arm11處理器的多媒體教學網絡中央控制系統,其主要功能是利用上位機軟件畫面通過無線網絡控制多媒體教室里的總電源起停、計算機開關機、投影機開關機、投影屏幕的升起落下等。
基于網絡處理器的防火墻系統軟件框架設計
格式:pdf
大小:441KB
頁數:未知
4.7
文章首先介紹了ipx2400網絡處理器的工作機制,然后分析了基于ipx2400處理器的防火墻硬件結構,最后初步設計了一個基于ipx2400處理器的防火墻軟件框架,并實現其包過濾功能。
文輯推薦
知識推薦
百科推薦
職位:工程勞務員(預算員)
擅長專業:土建 安裝 裝飾 市政 園林