格式:pdf
大小:875KB
頁(yè)數(shù): 5頁(yè)
針對(duì)合眾達(dá)SEED-DEC系列化嵌入式DSP控制模塊在數(shù)據(jù)采集功能上的不足,利用其標(biāo)準(zhǔn)的擴(kuò)展總線和統(tǒng)一的結(jié)構(gòu),設(shè)計(jì)研制基于SEED-DEC擴(kuò)展總線的多通道同步數(shù)據(jù)采集板。以DSP作為數(shù)據(jù)處理中心,FPGA負(fù)責(zé)與DSP通信、初始化和控制數(shù)據(jù)采集板上的A/D模塊,以節(jié)省DSP內(nèi)部資源,減少DSP因控制外圍器件而消耗的時(shí)間,提高性能。試驗(yàn)結(jié)果顯示電路達(dá)到了指標(biāo)要求。
格式:pdf
大小:875KB
頁(yè)數(shù): 5頁(yè)
針對(duì)合眾達(dá)SEED-DEC系列化嵌入式DSP控制模塊在數(shù)據(jù)采集功能上的不足,利用其標(biāo)準(zhǔn)的擴(kuò)展總線和統(tǒng)一的結(jié)構(gòu),設(shè)計(jì)研制基于SEED-DEC擴(kuò)展總線的多通道同步數(shù)據(jù)采集板。以DSP作為數(shù)據(jù)處理中心,FPGA負(fù)責(zé)與DSP通信、初始化和控制數(shù)據(jù)采集板上的A/D模塊,以節(jié)省DSP內(nèi)部資源,減少DSP因控制外圍器件而消耗的時(shí)間,提高性能。試驗(yàn)結(jié)果顯示電路達(dá)到了指標(biāo)要求。
擴(kuò)展總線知識(shí)來(lái)自于造價(jià)通云知平臺(tái)上百萬(wàn)用戶(hù)的經(jīng)驗(yàn)與心得交流。 注冊(cè)登錄 造價(jià)通即可以了解到相關(guān)擴(kuò)展總線最新的精華知識(shí)、熱門(mén)知識(shí)、相關(guān)問(wèn)答、行業(yè)資訊及精品資料下載。同時(shí),造價(jià)通還為您提供材價(jià)查詢(xún)、測(cè)算、詢(xún)價(jià)、云造價(jià)等建設(shè)行業(yè)領(lǐng)域優(yōu)質(zhì)服務(wù)。手機(jī)版訪問(wèn):擴(kuò)展總線