數字音頻網絡處理器的系統設計
格式:pdf
大小:72KB
頁數: 5頁
提出了基于CobraNet技術和DSP技術的網絡數字音頻處理器的設計方案。該設計利用CM2模塊(Co-braNet技術的硬件部分)的實時音頻傳輸功能以及ADSP21161N的片上處理能力和接口通信能力實現。數字信號處理流程和算法可通過PC機進行配置。較詳細地給出了數字音頻網絡處理器的軟硬件實現方案。
分頻段數字音頻動態范圍處理器的設計、仿真與測試
大小:422KB
頁數: 6頁
本文提出一種分頻段數字音頻動態范圍處理器的設計方法。傳統的分頻段方法主要采用濾波器組,而本文則利用揚聲系統中的LR分割器來分割頻段。傳統的動態范圍處理器通常利用前饋包絡法和低通濾波器來平滑增益曲線。但面對快速變化的信號或噪聲,此類方法得到的結果可能會有較大的失真。針對此問題,本文提出了一種創新的時間幅度并行控制法,在時間和幅度域內同時對信號進行控制,能很好地降低噪聲并改善輸出信號的失真度。最后,本文給出了MATLAB仿真和基于ADSP21364的實測結果,驗證了本方法的性能。
i數字音箱處理器知識來自于造價通云知平臺上百萬用戶的經驗與心得交流。 注冊登錄 造價通即可以了解到相關i數字音箱處理器最新的精華知識、熱門知識、相關問答、行業資訊及精品資料下載。同時,造價通還為您提供材價查詢、測算、詢價、云造價等建設行業領域優質服務。手機版訪問:i數字音箱處理器
? 2006- www.chyschool.com 粵ICP備08028283號 增值電信業務經營許可證:粵B2-20090350